知產
  • 知產
  • 政策
  • 科技
  • 產業鏈
當前位置>首頁>問答>產業鏈>正文

在高速 PCB 設計中原理圖設計時,該如何考慮阻抗匹配問題?+20

問題描述:

在高速 PCB 設計中原理圖設計時,該如何考慮阻抗匹配問題?

關鍵字: 高速 PCB 設計 原理圖設計
閱讀595
我要回答

互動答題獲取20科易幣,兌換超值權益

回答
  • 周珉巖

    2019-09-06

    在設計高速PCB電路時,阻抗匹配是設計的要素之一。而阻抗值跟走線方式有絕對的關系,例如是走在表面層(microstrip)或內層(stripline/doublestripline),與參考層(電源層或地層)的距離,走線寬度,PCB材質等均會影響走線的特性阻抗值。 也就是說要在布線后才能確定阻抗值。一般仿真軟件會因線路模型或所使用的數學算法的限制而無法考慮到一些阻抗不連續的布線情況,這時候在原理圖上只能預留一些terminators(端接),如串聯電阻等,來緩和走線阻抗不連續的效應。 真正根本解決問題的方法還是布線時盡量注意避免阻抗不連續的發生。 以上解決方法希望對您有幫助!

類似問題
發布問題
最新需求
優選技術成果
熱門資訊
——    我要提問    ——

您已成功提交問答

專員將會在24小時內完成審核。

您可關注科易服務號,及時獲得審核提醒。

欢乐骰子乐客服
850游戏平台上分 股票平台排行 追光娱乐4.2 快乐10分20选8规律 贵州11选5牛 6 1浙江体育彩票开奖结果 香港6合宝典彩图2020 星悦广东麻将惠州庄 山西十一选五前三走势图乐彩 幸运11选5走势图 皇冠比分24500手机 北京麻将小游戏 湖北11选5技巧 3d开机号 甘肃快3技巧口诀表 平特怎么买才算中